求数字时钟的设计

平台资质
0元设计
求数字时钟的设计
4个回答 07-29 浏览 1081
推荐标签: 求环保的求卧室简单装修设计的方案求方案
介意
介意
07-29 06:00
您好,1、基本要求:能利用现有的硬件系统设计一个至少能显示分、秒的控制电路。分和秒均用两位数码管指示,并具有调时、复位功能;2、扩展要求:能同时显示小时(两位数码管)并能调节小时功能;具有闹钟*功能。3、设计方法:采用模块化描述方法,可分为分频模块、调时控制模块、数码显示模块、复位等模块,每个模块既可以编辑成*的HDL文件或GDF文件,也可以作为HDL程序中的一个进程模块,最后进行系统*加以验证,在此基础上*到硬件上进行现场测试。4、输入、输出端口描述:输入信号——时钟信号clk、复位信号clr、时间设置键set、时间上调键tup、时间下调键tdown;输出信号——扫描式七段数码管段选输出端led[7..0]、位选输出端ctrlbit[3..0]。设计原理计数时钟由模为60的秒计数器模块、模为60的分计数模块、模为24的小时计数器模块、指示灯与报*器的模块、分/小时设定模块及输出显示模块等组成。秒计数器模块的进位输出为分计数器模块的进位输入,分计数器模块的进位输出为小时计数器模块的进位输入。其中秒计数器模块中应有分钟的设定,分计数器模块中应有小时的设定。内容设计一个计数时钟,使其具有24小时计数功能。通过“多功能复用按键F1-F12”信号接线组“F1_12(T)”的F9~F12的任意引线插孔可设置小时和分钟的值,并具有整点报时的功能。电路原理图模块说明:计数时钟由60秒计数器模块XSECOND、60分计数器模块XMINUTE、24小时计数器模块XHOUR等六个模块构成。秒计数器模块的进位输出为分计数器模块的进位输入,分计数器模块中有小时的设定。通过SW1、SW2、SW3、SW4可设定小时和分钟的值,并具有整点报时的功能。输入信号:SETMIN为分钟设置信号;SETHOUR为小时设置信号;RESET为全局复位信号;CLK为全局时钟信号;CKDSP为数码管动态扫描信号。输出信号:SPEAK为蜂鸣器报时信号;LAMP[2..0]为指示灯信号;A~G为数码管七个段位信号;SS[2..0]为数码管段位译码控制信号。说明与电路连线指示灯信号LAMP2~LAMP0为*扩展*板上CPLD器件的第11、10、9脚,内部已连接并已锁定,无需外接连线。蜂鸣器报时信号SPEAK为*扩展*板CPLD器件的第31脚,内部已连接并已锁定,无需外接连线。拨码开关SW1~SW7内部已连接并已锁定,无需外接连线。数码管七个段位信号A~G为*扩展*板上CPLD器件的第86、87、88、89、90、92、93脚,应接数码管段位引线接线组KPL_AH,从左到右依次对应的A、B、C、D、E、F、G引线插孔。数码管段位译码控制信号SS0、SS1、SS2为*扩展*板上CPLD器件的第68、69、70脚,为数码管的位选扫描信号,分别接信号接线组DS1-8A(T)的SS0、SS1、SS2引线插孔(即在电源引线插孔组GND孔处)。复位信号RESET为*扩展*板上CPLD器件的第71脚,应接“多功能复用按键F1-F12”信号接线组“F1_12(T)”的F9~F12的任意一个插孔。小时设置信号SETHOUR为*扩展*板CPLD器件的第73脚,应接“多功能复用按键F1-F12”信号接线组“F1_12(T)”的F9~F12的任意一个插孔。分钟设置信号SETMIN为*扩展*板上CPLD器件的第74脚,应接“多功能复用按键F1-F12”信号接线组“F1_12(T)”的F9~F12的任意一个插孔。时钟信号CLK为*扩展*板上CPLD器件的183脚(即GCLK2),应接时钟信号接线组“CLOCK(T)”的“FRQ(21)”引线插孔。数码管动态扫描信号CKDSP为*扩展*板上CPLD器件的79脚(即GCLK1),应接时钟信号接线组“CLOCK(T)”的“FRQ(11)”引线插孔。参考源程序libraryIEEE;useIEEE.std_logic_1164.all;useieee.std_logic_unsigned.all;useieee.std_logic_arith.all;entityxsecondisport(clk:inSTD_LOGIC;clkset:inSTD_LOGIC;setmin:inSTD_LOGIC;reset:inSTD_LOGIC;secout:outSTD_LOGIC_VECTOR(6downto0);enmin:outSTD_LOGIC);endxsecond;architecturexsecond_archofxsecondissignalsec:std_logic_vector(6downto0);signalemin:std_logic;signalsec1:std_logic;begin--process(reset,sec,emin,setmin,clkset)beginifreset
失梦人
失梦人
07-29 06:08
‘0‘thenenmin
女汉子也有不坚强的时候
女汉子也有不坚强的时候
07-29 06:17
我认为数字时钟的设计应该要实用性与美观性相结合,现在的时钟款式越来越多,式样也越来越多,所以在设计的时候可以尽量创新,加入科技的元素
闹够没有
闹够没有
07-29 06:24
计数时钟由模为60的秒计数器模块、模为60的分计数模块、模为24的小时计数器模块、指示灯与报*器的模块、分/小时设定模块及输出显示模块等组成。秒计数器模块的进位输出为分计数器模块的进位输入,分计数器模块的进位输出为小时计数器模块的进位输入。其中秒计数器模块中应有分钟的设定,分计数器模块中应有小时的设定。内容设计一个计数时钟,使其具有24小时计数功能。通过“多功能复用按键F1-F12”信号接线组“F1_12(T)”的F9~F12的任意引线插孔可设置小时和分钟的值,并具有整点报时的功能。电路原理图模块说明:计数时钟由60秒计数器模块XSECOND、60分计数器模块XMINUTE、24小时计数器模块XHOUR等六个模块构成。秒计数器模块的进位输出为分计数器模块的进位输入,分计数器模块中有小时的设定。通过SW1、SW2、SW3、SW4可设定小时和分钟的值,并具有整点报时的功能。输入信号:SETMIN为分钟设置信号;SETHOUR为小时设置信号;RESET为全局复位信号;CLK为全局时钟信号;CKDSP为数码管动态扫描信号。输出信号:SPEAK为蜂鸣器报时信号;LAMP[2..0]为指示灯信号;A~G为数码管七个段位信号;SS[2..0]为数码管段位译码控制信号。说明与电路连线指示灯信号LAMP2~LAMP0为*扩展*板上CPLD器件的第11、10、9脚,内部已连接并已锁定,无需外接连线。蜂鸣器报时信号SPEAK为*扩展*板CPLD器件的第31脚,内部已连接并已锁定,无需外接连线。拨码开关SW1~SW7内部已连接并已锁定,无需外接连线。数码管七个段位信号A~G为*扩展*板上CPLD器件的第86、87、88、89、90、92、93脚,应接数码管段位引线接线组KPL_AH,从左到右依次对应的A、B、C、D、E、F、G引线插孔。数码管段位译码控制信号SS0、SS1、SS2为*扩展*板上CPLD器件的第68、69、70脚,为数码管的位选扫描信号,分别接信号接线组DS1-8A(T)的SS0、SS1、SS2引线插孔(即在电源引线插孔组GND孔处)。复位信号RESET为*扩展*板上CPLD器件的第71脚,应接“多功能复用按键F1-F12”信号接线组“F1_12(T)”的F9~F12的任意一个插孔。小时设置信号SETHOUR为*扩展*板CPLD器件的第73脚,应接“多功能复用按键F1-F12”信号接线组“F1_12(T)”的F9~F12的任意一个插孔。分钟设置信号SETMIN为*扩展*板上CPLD器件的第74脚,应接“多功能复用按键F1-F12”信号接线组“F1_12(T)”的F9~F12的任意一个插孔。时钟信号CLK为*扩展*板上CPLD器件的183脚(即GCLK2),应接时钟信号接线组“CLOCK(T)”的“FRQ(21)”引线插孔。数码管动态扫描信号CKDSP为*扩展*板上CPLD器件的79脚(即GCLK1),应接时钟信号接线组“CLOCK(T)”的“FRQ(11)”引线插孔。
2023装修行情
装修要花多少钱?
40-70m²
70-110m²
110-150m²
已开启隐私保护 《隐私政策》《用户协议》
获取底价省30%
今日已有152位业主免费获取到报价清单
相关问题
步骤如下:1、用74160设计一个数字钟电路,使之能够从0时0分0秒到23时59分59秒循环计时;另外最好能够通过数码管将时分秒显示出来。假定已有频率为1Hz的外输入脉冲。                           2、提示:显示部分可通过7448和7段数码管实现。         3、利用QUARTUSⅡ等*进行时钟方案设计,并进行*。希望我的回答可以帮到你。
件方案:⑴显示器采用6位LED数码管(共阳),可分别显示时间或日期;(通过KB键可切换)⑵显示器的驱动采用动态扫描电路形式,以达到简化电路的目的。但要关注所需的驱动电流比静态驱动时要大,因此要增加驱动电路。可采用74LS244或者晶体管;其中74ls244是用来驱动段选码,晶体管是驱动位选码!⑶采用“一键多用方案”,以减少按键数目。本方案只采用了两个按键⑷整体上要考量:结构简单、布局美观、操作方便、成本低廉。以往我们做过这个课题~~~
步骤有这些:1、用74160设计一个数字钟电路,使之能够从0时0分0秒到23时59分59秒循环计时;另外最好能够通过数码管将时分秒显示出来。假定已有频率为1Hz的外输入脉冲。2、提示:显示部分可通过7448和7段数码管实现。3、使用QUARTUSⅡ等软件进行时钟方案设计,并进行仿真。期望我的回答可以对你有用。
装修如何省钱: 设计方案的合理与否是省钱的关键。 预算方案的合理可控制装修总额。 材料合理选用可省钱。 优秀的施工人员可提高材料的收益率。 装修不可省的钱: 用电安全的钱不能省。 水路改造的钱不能省。 门窗家具五金配件的钱不能省。 装饰粘贴的钱不能省。
小玄关的装修设计在网上有很多的效果图,您可以直接上网去查一查,而且玄关的设计一般比较简单,只要在整个房间的装饰中不会显得突兀都OK!
最新问答
首页 > 装修问答 > 求数字时钟的设计